Rabu, 21 Juni 2023

TP-2 Modul 4

Modul 4 

Shift Register dan Seven Segment



Tugas Pendahuluan 2 Modul 4
(Percobaan 3 Kondisi 15)

1. Kondisi
[Kembali]

Percobaan 2 Kondisi 15
Buatlah rangkaian seperti gambar percobaan 3 ubah gerbang OR satu input 2 output menjadi gerbang NOR

2. Gambar Rangkaian Simulasi [Kembali]

Gambar Rangkaian Sebelum Disimulasikan


Gambar Rangkaian Setelah Disimulasikan



3. Video Simulasi [Kembali]




4. Prinsip Kerja Rangkaian [Kembali]
        pada percobaan 3 ini,  menggunakan dua buah ic yaitu ic 74192 dan ic 74LS47. pada ic 74192 ada 4 kaki input yaitu D0, D1, D2, D3 dari 7 segment BCD yang terhubung juga dengan SW 6, SW 5, SW 3 dan SW 4 yang mana berlogika 1 dari VCC dan berlogika 0 terhubung ke ground. Selain itu terdapat kaki up (UP) jika Inputan UP aktif maka IC akan menghitung dari bit terkecil ke terbesar, kaki down (DN) jika inputan DN (down) aktif maka IC akan menghitung dari bit terbesar ke terkecil, master reset (MR) berfungsi untuk mengatur IC dalam keaadaan reset atau seluruh output akan menampilkan 0 dan paralel load (PL) berfungsi untuk mengatur dalam keadaan set atau output akan menampilkan nilai data inputan . kemudian ic 74LS47 sebagai decoding dari ouput ic 74192 untuk ditampilkan di seven segmen. pada ic 7447 terdapat kaki inputan biner ABCD, BI/RBO yang berfungsi untuk mematikan atau menghidupkan segmen/led, kaki RBI untuk settingan bilangan cacah atau menghapus nol, dan LT untuk mengecek keadaan semua segmen menyala atau tidak.

        Selain itu terdapat dua buah gerbang logika, yaitu gerbang NOR. gerbang NOR 1 mendapat 4 input dari keluaran ic 74192 dan gerbang NOR 2 mendapat input dari output gerbang NOR 1 dan sebuah sinyal clock. Output dari gerbang NOR 2 ini berlogika 0 yang dihubungkan ke kaki DN sehingga DN juga berlogika 0. Dapat kita lihat pada rangkaian kaki UP diberi logika 1 dan kaki DN toggle akibat kaki clock di DN atau disebut juga counting DN sehingga seven segmen common anoda menampilkan bit terbesar ke terkecil. Setiap kaki anoda paralel dan dihubungkan ke vcc. Kaki PL berlogika 1 agar perhitungan bisa dimulai, kaki MR diberi logika 0 akar tidak aktif(sebagai pereset). kemudian ic akan berkerja dengan mengeluarkan output ke kaki Q0-Q3 yang masuk ke kaki ic 74LS47. IC 74LS 47 akan mendecoding dari biner yang didapat dari ic 47192 untuk ditampilkan di 7-segmen.

5. Link Download [Kembali]
Download HMTL klik disini
Download Simulasi Rangkaianklik disini
Download Video Simulasiklik disini
Download Datasheet IC 74LS47klik disini
Download Datasheet IC 47190 klik disini 
Download Datasheet Switchklik disini
Download Datasheet Seven Segmentklik disini

Tidak ada komentar:

Posting Komentar

MODUL 4

Smart Parking Area [KEMBALI KE MENU SEBELUMNYA] DAFTAR ISI 1. Pendahuluan 2. Tujuan 3. Alat dan Bahan 4. Dasar Teori 5. ...