Minggu, 04 Juni 2023

TP-2 Modul 3




Tugas Pendahuluan 2 Modul 3
(Percobaan 3 Kondisi 15)

1. Kondisi
[Kembali]

Percobaan 3 Kondisi 15
Buatlah rangkaian seperti gambar percobaan 3.b, ubah gerbang logika menjadi gerbang logika   XOR.

2. Gambar Rangkaian Simulasi [Kembali]
Gambar Rangkaian Sebelum Disimulasikan


Gambar Rangkaian Setelah Disimulasikan




3. Video Simulasi [Kembali]


4. Prinsip Kerja Rangkaian [Kembali]

        Tegangan berlogika 1 terhubung dengan VCC masuk ke 8 buah saklar spdt yang berfungsi sebagai inputan dan berlogika 0 terhubung ke ground. Lalu terhubung ke IC, dimana IC yang digunakan yaitu tipe 74192 dan 74193, terdiri atas 8 inputan dan 6 outputUntuk bagian input S4 dihubungkan ke D0, S5 dihubungkan ke D1, S6 dihubungkan ke D2, dan S7 dihubungkan ke D3.
        Input UP dihubungkan output gerbang XOR yang pertama, DN dihubungkan ke output gerbang XOR kedua, Sebelum itu terdapat dua gerbang XOR yang masing-masing diberi inputan clock. Jika Inputan UP aktif maka IC akan menghitung dari bit terkecil ke terbesar, sedangkan jika inputan DN (down) aktif maka IC akan menghitung dari bit terbesar ke terkecil. 
        Lalu, input PL (preset load) dihubungkan ke S3 dan MR (maaster riset) dihubungkan ke S0. Untuk masing masing dari kaki gerbang XOR dihubungkan ke S1 dan S2. Inputan PL berfungsi untuk mengatur dalam keadaan set atau output akan menampilkan nilai data inputan, sedangkan inputan MR berfungsi untuk mengatur IC dalam keaadaan reset atau seluruh output akan menampilkan 0.
    Pada rangkaian terdapat gerbang XOR. Dimana seperti yang kita ketahui gerbang XOR adalah gerbang OR yang ekslusif,  dimana hasil penjumlahan input bernilai ganjil maka outputnya 1 dan jika hasil penjumlahan inputnya bernilai genap maka outputnya 0. Disini dapat kita lihat dari switch S1 berlogika 0 masuk ke gerbang XOR yang pertama dan nilai dari clock sehingga outputnya toggle begitupun dengan switch S2 berlogika 1 masuk ke gerbang XOR yang kedua dan nilai dari clock sehingga outputnya toggle
       Dapat kita lihat setelah disimulasikan ouput Q0 akan berlogika 1/0 (toggle) dan output Q1,Q2,dan Q3 akan berlogika 0, namun pada Q0 itu sendiri nilainya toggle dimana ini juga dipengaruhi oleh nilai dari UP dan DN. Output yang dihasilkan toggle akibat output dari gerbang XOR dan clock.

5. Link Download [Kembali]
Download HMTL klik disini
Download Simulasi Rangkaian klik disini 
Download Video Simulasi klik disini 
Download Datasheet IC 74192 klik disini
Download Datasheet IC 74193 klik disini
Download Datasheet 4073 AND klik disini
Download Datasheet Switch klik disini

Tidak ada komentar:

Posting Komentar

MODUL 4

Smart Parking Area [KEMBALI KE MENU SEBELUMNYA] DAFTAR ISI 1. Pendahuluan 2. Tujuan 3. Alat dan Bahan 4. Dasar Teori 5. ...