Modul 2 Percobaan 2 Kondisi 24
Buatlah rangkaian
T flip flop seperti pada gambar pada percobaan 2 dengan
ketentuan input B0=1, B1=0, B2=CLK
2. Gambar Rangkaian Simulasi
[Kembali]
3. Video Simulasi [Kembali]
4. Prinsip Kerja
[Kembali]
T Flip-Flop disebut juga flip-flop toggle yaitu pengembangan dari JK flip-flop yang mana input J dan K digabungkan. Pada rangkaian JK flip-flop, Dapat terlihat untuk kaki High SPDT terhubung ke Vcc dan kaki Low SPDT terhubung ke Ground. Input JK flip-flop terdiri dari J,K, dan CLK. Toggle merupakan output pada JK flipflop (Q) selalu berubah ubah. pada CLK akan active low apabila terhubung ke ground untuk merubah output dari 1 ke 0 dan sebaliknya. Pada percobaan ini dapat terlihat kaki set low (logika 0) dari arus yang mengalir dari ground ke kaki B1 yang berlogika 0 dan diteruskan ke kaki S. dan reset high (logika 1) dari B0 yang berlogika 1 yang diteruskan ke kaki R, serta clock active low atau berlogika 0 sehingga peran dari toggle sendiri akan bekerja, dimana outputnya yaitu pada H7 dan H6 berlogika 1 dan 0. Ini juga sesuai prinsip kerja dari T Flip Flop, dimana kaki R dan S memiliki nilai yang berbeda maka output dari Flip Flop akan bergantung dari masukan di R-S, yang masukannya adalah 1 dan 0 dan sehingga outputnya bernilai 0 dan 1 pada H6 dan H7.
5. Link Download
[Kembali]
- Download HTML [klik disini]
- Download Rangkaian Simulasi [klik disini]
- Download Video Simulasi [klik disini]
- Download Datasheet 74LS112A [klik disini]
- Download Datasheet Switch disini
Tidak ada komentar:
Posting Komentar